PTM_W_2_KSz.pdf
(
1783 KB
)
Pobierz
Microsoft PowerPoint - PTM_W_2_KSz.ppt
Podstawy techniki mikroprocesorowej
WykĀad 2
Architektura systemu
mikroprocesorowego.
Tryby adresowania.
Architektura systemu mikroprocesorowego
Architektury procesorów rdzeniowych mo
Ň
na
sklasyfikowa
ę
według typu
mapy pami
ħ
ci
lub
listy
instrukcji.
Mapa pami
ħ
ci (
memory map
) w sposób graficzny
przedstawia rozmieszczenie
poszczególnych pami
ħ
ci w
przestrzeni adresowej jednostki centralnej. Oprócz
adresów obszarów RAM, ROM
i innych rodzajów
pami
ħ
ci, mapa ta podaje usytuowanie rejestrów
uniwersalnych, adresów procedur obsługi przerwa
ı
,
rejestrów układów we/wy (dost
ħ
pne przez adresowanie
pami
ħ
ci RAM).
Architektura systemu mikroprocesorowego
W zale
Ň
no
Ļ
ci od typu struktury
mapy pami
ħ
ci
, procesory
rdzeniowe mog
Ģ
mie
ę
nast
ħ
puj
Ģ
c
Ģ
architektur
ħ
:
1.Architektur
ħ
harwardzk
Ģ
.
2.Zmodyfikowan
Ģ
architektur
ħ
harwardzk
Ģ
.
3.Architektur
ħ
Von-Neumanna.
Kolejny podział architektur procesorów mk mo
Ň
na uzyska
ę
korzystaj
Ģ
c z kryterium typu
listy instrukcji
. Pozwala ono na
wyró
Ň
nienie procesorów o:
1.Architekturze
RISC (
reduced instruction set computer).
2.Architekturze
CISC (
complex instruction set computer).
Architektura von Neumanna
1. Cechuje si
ħ
jednolit
Ģ
przestrzeni
Ģ
adresow
Ģ
, w której
wszystkie pami
ħ
ci, rejestry i układy we/wy s
Ģ
umieszczone w jednej, wspólnej przestrzeni adresowej.
2. W architekturze tej zakłada si
ħ
,
Ň
e podział przestrzeni
adresowej na pami
ħę
programu, pami
ħę
danych oraz
obszar we/wy jest czysto umowny i zale
Ň
y wył
Ģ
cznie od
rozmieszczenia tych elementów w obszarze adresowym
podczas projektowania systemu.
3. Mikrokontroler ma jedn
Ģ
szyn
ħ
danych wspóln
Ģ
dla
danych i programu.
Architektura von Neumanna
PAMI
ĦĘ
PROGRAMU I
DANYCH
Plik z chomika:
Kony777
Inne pliki z tego folderu:
dsc00146g.jpg
(589 KB)
DSC00749.JPG
(1368 KB)
DSC00750.JPG
(1376 KB)
PTM_W_1_KSz.pdf
(1579 KB)
PTM_W_2_KSz.pdf
(1783 KB)
Inne foldery tego chomika:
Zgłoś jeśli
naruszono regulamin